電路硬件平臺的基本組成 JH5001-4通信原理實驗系統由函數信號源模塊、PCM/PAM模塊、復接/解復接模塊、線路編/解碼及鎖相環模塊、CVSD編/解碼模塊、FPGA與DSP初始化模塊、數字信號處理模塊、AD/DA與調制/解調模塊以及顯示控制模塊(人機界面)等9個基本功能模塊組成,學生通過自行連接信號線貫通各基本模塊,構建完整的通信系統,檢驗和調整各個關鍵點的信號,可大大加深對現代通信系統概念和結構的理解。 在本系統中,包含兩套不對稱的傳輸信道,這樣做的目的是為了盡可能多的涵蓋通信傳輸系統各方面的技術: (1)主要體現無線信道傳輸技術的傳輸信道,信號流程為:模擬函數信號源→CVSD話音編碼(或誤碼儀的碼型信號發生器)→數字調制→信道→數字解調→CVSD話音譯碼→示波器顯示(或誤碼儀的誤碼檢測器)。 (2)主要體現有線信道傳輸技術的信號支路,信號流程為:模擬函數信號源→PCM話音編碼→信道復接→線路編碼(HDB3/CMI)→線路譯碼→信道解復接→PCM話音譯碼→示波器顯示。 函數信號源模塊輸出正弦波和方波,TPAO1S、TPAO2S分別為輸出端口,VS102調節方波輸出大小,調節范圍:0~5V。VS103調節正弦波輸出大小,調節范圍:0~5V;信號輸出有高低兩個頻段:JS01跳線插入、JS02跳線不插輸出高頻信號,輸出信號頻率范圍20KHz~350KHz;JS01跳線不插、JS02跳線插入,輸出低頻信號,輸出信號頻率范圍300Hz~2KHz。 |